AD原理图练习题

2022-08-01 13:43:31   第一文档网     [ 字体: ] [ 阅读: ] [ 文档下载 ]
说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。下载word有问题请添加QQ:admin处理,感谢您的支持与谅解。点击这里给我发消息

#第一文档网# 导语】以下是®第一文档网的小编为您整理的《AD原理图练习题》,欢迎阅读!
练习题,原理

练习一 Protel DXP绘制下列电路图

1、建立一个存放文件的专用文件夹,命名为LXT

2、建立一个工程文件(LX1.Prjpcb)和原理图文件(LX1.Schdoc) 3、电路图纸使用A4图纸,根据自己的需要设置系统参数 4、元件表参数如下: Lib Ref Designator Comment Res2 R1 Res2 R2 Res2 R3 Res2 R4 Res2 R5 Res2 R6 Res2 R7 Res2 R8 CAP C1 CAP C2 Cap Pol1 C3 Cap Pol1 C4 Cap Pol1 C5 Cap Pol1 C6 NPN Q1 2N3904 NPN Q2 2N3904 SW-SPST S1 SW-SPST Diode D1 6V



S1

VCC

SW-SPST

R4390

Value

1K 1K 1K 390 100K 100K 1K 820 0.05u 0.05u 0.05u 0.05u 0.01u 2u

R11KR21K

R71K

R8820

C10.05u

R31K

Q12N3904

C20.05u

R5100K

Q22N3904

C30.05u

R6100k

C4

0.05uQ32N3904

D16V

C50.01uC62u






练习二 Protel DXP绘制下列电路图

1、立一个存放文件的专用文件夹,命名为LXT

2、建立一个工程文件(LX2.Prjpcb)和原理图文件(LX2.Schdoc) 3、电路图纸使用A4图纸,根据自己的需要设置系统参数 4、元件表参数如下: Lib Ref Designator Comment Cap Pol1 C1 C2 C4 Cap Pol1 C3 C5 Res1 R1 Res1 R2 R3 R4 R7 R8 Res1 R5 R6 RPot1 VR1 Header 8 JP1 Header 8 741 U1 U2 741



Value

10u 0.047u 33K 100k 15k 5k

R133k

R2100k

R3100k

C1

R6

10u

15k

C50.047u

-12v

-12v

41

5

-12v+12vJP112345678Header 8

23

U17416

41

5

C30.047u

R515K

23

U27416

7

C4

VR15K

10u

7

R4100K

C210u

+12v

R7100k

R8100k

+12v






练习三 电路如图下所示,试画出它的原理图。

1)请进行电气规则检查 2)请做元件表 3)请做网络表

C54.7pF

R881.0VCC57

R22.2K

VCC5

RPOT2.5K

VCC57

R822K

C415pF

U2UA741

6

D21N914D11N914

23

U3UA741

65

J1CON4

1234

7

C110uFR3100K

R11.5K

23

U1UA741

65

23

5

1

R610K

4

1

4

C61.0n

VSSM5

VSSM5

VSSM5

VCC5

R41K

J3321CON3

J21234

VCCM5CON4

Q12N2222

4

R510K

1






练习四 单片机电路如图下所示,试画出它的原理图。

1)请进行电气规则检查(2)请做元件表(3)请做网络表

VCC

R1470R2470R3470R4470R5470

R6470

R7470R8470

VCC

1234

JP14 HEADER

D1LEDD2LEDD3LEDD4LEDD5LEDD6LEDD7LEDD8LED

O1O2O3O4O5O6O7O8

U2111

U1

OCC1D2D3D4D5D6D7D8DSN74HC373

U3

1Q2Q3Q4Q5Q6Q7Q8Q

256912151619

A8A9A10A11A12A13A14A15

109876543252421232262712022

A0O0A1O1A2O2A3O3A4O4A5O5A6O6A7O7A8A9A10A11A12A13A14A15CE

OE/VPP

1112131516171819

D0D1D2D3D4D5D6D7

C1

O1O2O3O4O5O6O7O81234567813121514

P10P11P12P13P14P15P16P17INT1INT0T1T0EA/VPX1X2RESETRDWR8051AH

P00P01P02P03P04P05P06P07P20P21P22P23P24P25P26P27

39383736353433322122232425262728

D0D1D2D3D4D5D6D7A8A9A10A11A12A13A14A15

D0D1D2D3D4D5D6D7347813141718

51p

Y112M

C2

51pVCC311918

U4Q

3

91716

AM27C512-90DC(28)

2

VCC

4

8

R

TRIGDIS

7

RXDTXDALE/PPSEN

10113029

5

GND

CVoltTHR

6NE555

S1

SW-PB

1

C4

CAP








练习五 电路如图下所示,试画出它的原理图。



Vcc

B1

R x1

1

R8

Q1

2

U2A

3

1011121312345

U101234567EISN74148

7

SN74LS04

U2D

8

9Vcc

U34537126

BI/RBORBILTABCDSN7446A

abcdefg

1312111091514

12345678

RP1

161514131211109

12345678

VCCabac

fbdge

ecfdgdpdpDS1

9

1

EOGSA0A1A2

1514976

2

SN74LS04

4

U2B3

5

=

4

SN74LS04

U2C

=

6

56

8

SN74LS04

1

=






练习六 试画与CPLD1032E的实验电路板配套的四线下载电缆板的原理图并设计成PCB电路板,要求:

1)使用双面板,板框尺寸为80mmX70mm,元件布置合理 2)采用插针式元件。 3)镀铜过孔。

4)焊盘之间允许走二根铜膜线。

5)最小铜膜线走线宽度10 mil,电源地线的铜膜线宽度为20mil 6)要求画出原理图、建立网络表、人工布置元件,自动布线。 注意:

每一个原理图元件都应该正确的设置封装(FootPrint)原理图应该进行ERC检查,然后再形成元件表和形成网表。注意在Design/Rules菜单中设置整板、电源和地线的线宽。

R19

R110k

R210k

R310k

R410k

R510k

82U1A1

J1

11421531641751861972082192210231124122513

DB25

R7

82

!N4001

GND

NPN

R910k

C7101

Q1

VCC

!N4001

!N4001

2468

GA1A2A3A4DM74LS244U1B1911131517

GA1A2A3A4DM74LS244

GND

GND

Y1Y2Y3Y4

9753

Y1Y2Y3Y4

18161412

R14

C1

82101GND

R1582C2101GND

R1682C3101R1782C4101GND

D2

R682

R1882C5101

R204.9k

GND

R1310k

D4

D5

GND

CON8

J212345678

!N4001D3

R1110k

GNDD1

GND

!N4001

Q2

GND

C6104

R8100

PNP

R1210k

R1010k

GND

=






练习七 PC机并行口连接的A/D转换电路如下所示,试画出它的原理图,并将其设计成PCB电路板。

画好图后:

1)请进行电气规则检查

2)请做元件表(选择Report/Bill of Material 3)请做网络表(选择Design/Create Netlist

4)使用双面板,板框尺寸为80mmX70mm,元件布置合理 5)采用插针式元件。 6)镀铜过孔。

7)焊盘之间允许走二根铜膜线。

8)最小铜膜线走线宽度10 mil,电源铜膜线宽度为30mil,地线的铜膜线宽度为20mil 9)要求画出原理图、建立网络表、人工布置元件,自动布线。 注意:

每一个原理图元件都应该正确的设置封装(FootPrint)原理图应该进行ERC检查,然后再形成元件表和形成网表。注意在Design/Rules菜单中设置整板、电源和地线的线宽。

JP1

4321

VCC

D1D0

D2

U2151

lsbDB0DB1DB2DB3DB4DB5DB6msbDB7INTR

194

C1150p

CLK-RCLK-INU1

ADC0804

CSRDWR

18171615141312115123

235611101413

GA/B1A1B2A2B3A3B4A4BSN74HC157

1Y2Y3Y4Y

47912

D3D4D5D6

11421531641751861972082192210231124122513

DB25

+C4100u

J1

4 HEADER

7

JP2

43214 HEADER

R110k

9

Vref/2

6

Vin(-)Vin(+)

8

A-GND

VccREF

20

D7

S2

1

J34321CON4

SW SPST

D11N4001

D31N4001

+C3100u

D21N4001

D41N4001

Vin

U3uA7805

+5V

3

VCC

2

GND






练习八 试画出下列层次原理图,并将其设计成PCB电路板。

1、顶层电路图

Description: ModulatorModulator

Modulator.schdoc

VcarrierVsignal

Vcarrier

Vmodulated

Vsignal

Vmodulated

Description: AmplifierAmplifier

Amplifier.schdoc

Vmodulated

OUT

OUT



2Modulator电路图

VCC

R1720kR1610k

C9

C3

OUT

1u

C12

Vmodulated

1u

B3

Q3

2N2222aE3

R1810kR21500R2010k

N1

R195k

C111u



3Amplifier

电路图

VCC

R1020kR1310k

C7

C1

Vmodulated

50p

B1

Q1

2N2222a

E1R1410k

R151.5k

C4

Vcarrier

10n

R610k

C8100n

Vsignal




本文来源:https://www.dywdw.cn/b8296a3e56270722192e453610661ed9ad515504.html

相关推荐
推荐阅读